16路中低速信号采集设备(LVDS)
产品概述
16路中低速信号采集设备(以下简称“数采设备”)主要用于对其他设备输出的TTL信号、LVDS信号或HDB3(E1/T1) 信号进行采集,经打包处理后,通过千兆以太网络输出到上位机(PC机)等存储设备存储处理。
技术指标
1)输入/输出信号数量:输入:14路信号(TTL时钟数据或线路码),2路LVDS信号,输出:1路网络数据输出;
2)输入/输出信号速率:线路码:E1(2.048Mbps)/T1(1.544Mbps),各通道数据输入速率总和:≥196Mbps;
3)传输协议:TCP/IP;
4)配置及显示:可通过液晶触摸显示屏进行参数配置和状态显示。
设备原理
根据数采设备的功能和性能要求,该设备电路主要包含以下几个部分:TTL/ HDB3驱动模块、FPGA 主控模块、电源管理模块、ARM处理模块、SSD固态存储硬盘(适用于选配机型)、外围接口连接模块(14路TTL/ HDB3数据采集输入接口、2路LVDS数据采集输入接口、1个千兆网、1个USB3.0接口)等。
功能特点
- 采集TTL驱动的同步串行码、HDB3码(E1/T1)、LVDS信号;
- 设备具备信号速率检测的功能,信号速率是根据检测到的外部时钟信号速率计算;
- 采用大规模高速FPGA器件同时对输入的14路TTL数字信号、14路HDB3数字信号或2路LVDS信号进行采集;
- 高速RAM处理器对高速可编程逻辑器件FPGA采集的数字信号实时接收、打包处理同时通过千兆以太网或USB3.0接口发送给上位机(PC机),数字采集设备可根据需要实现对设备IP地址、子网掩码、网关地址灵活配置,数字采集设备的MAC地址在设备管理软件界面上快速方便查询;
- TTL信号的输入数据接口和HDB3输入信号接口在物理接口端子(BNC阴)复用。设备在TTL信号采集模式时,TTL信号分别从TTL信号时钟接口(C1~C14,BNC阴)和TTL信号数据输入接口(D1~D14)接入;设备在HDB3信号采集模式时,E1/T1信号从数据输入接口(D1~D14)接入,两种信号电平兼容;设备在LVDS信号采集模式时,LVDS信号从时钟数据统一输入接口(C15、C16)接入。